V JORNADAS SOBRE COMPUTACIÓN RECONFIGURABLE Y APLICACIONES (JCRA'2005)
    
Ámbito y objetivos:
Las Jornadas sobre Computación Reconfigurable y Aplicaciones (JCRA) están proyectadas como foro de encuentro y de intercambio de experiencias, tanto de carácter docente como investigador, de universitarios y profesionales activos en el campo de la Computación Reconfigurable.

La actividad en este campo incluye tanto los aspectos relativos al desarrollo de sistemas con lógica programable y arquitecturas Hw/Sw reconfigurables, como los relacionados con las propias herramientas software y plataformas hardware para el diseño de sistemas reconfigurables. Los sistemas reconfigurables basados en FPGAs han encontrado un importante campo de aplicación en problemas que requieren alta velocidad de procesamiento a bajo coste. Las arquitecturas de aplicaciones específicas (Custom computers y custom DSPs) superan claramente en muchos problemas a procesadores de propósito general de última generación. Por otra parte, los microprocesadores embebidos en FPGAs permiten crear diseños versátiles y fáciles de modificar, dos ventajas que compensan su coste relativamente mayor. Finalmente, la reconfigurabilidad de las FPGAs abre el camino a la realización de arquitecturas dinámicamente adaptables, que encuentran aplicación en campos tan diversos como tolerancia a fallos, control de comunicaciones, filtrado adaptativo, criptografía, etc.

Todos los que participamos en la organización de las JCRA’2005 esperamos que su celebración se vea enriquecida con la participación activa del mayor número posible de interesados en el apasionante y dinámico campo de la Computación Reconfigurable.
Temas de interés:

Se pretenden desarrollar las siguientes actividades:

  • Ponencias relativas a trabajos de I+D
  • Ponencias sobre experiencias y proyectos de carácter docente.
  • Presentación de líneas de trabajo y proyectos de I+D en curso, por parte de grupos de investigación.
  • Tutoriales o revisiones del estado del arte.
  • Demostraciones
  • Presentaciones por parte de empresas

Entre los temas que tienen cabida dentro de este simposio se encuentran los relacionados con:

  • Tecnología de dispositivos reconfigurables.
  • Microprocesadores embebidos en FPGAs. Arquitecturas SoC y NoC.
  • Metodologias y herramientas para codiseño Hardware/software.
  • Diseño de/con Cores IP.
  • Experiencias de especificación de hardware con Java, Handel-C, System-C,
    Forge, MATLAB/Simulink, etc.
  • Aritmética de computadores.
  • Soluciones de implementación de sistemas DSP.
  • Sistemas adaptativos y reconfiguración dinámica.
  • Técnicas de analisis, test y depuración en dispositivos reconfigurables.
  • Aplicaciones de visión artificial basadas en FPGAs.
  • Aplicaciones en seguridad informática y criptografía.
  • Implementación de redes neuronales y lógica difusa.
  • FPGAs en Robótica y Control.
  • Implementación de protocolos de Comunicaciones.
  • Reconfiguración e Internet.
  • Estimaciones de consumo y diseño para bajo consumo en FPGAs.
  • Tolerancia a fallos basada en reconfiguración.
  • Tarjetas y sistemas de desarrollo con dispositivos reconfigurables.
  • Experiencias didácticas con dispositivos reconfigurables.
Presidente del Simposio:
Sergio Cuenca Asensi (Universidad de Alicante)
Comité de Coordinación:
  • Miguel Ángel Aguirre Echanove (Universidad de Sevilla)
  • Eduardo Boemo (Scalvinoni UAM)
  • Joan Cabestany (UPC)
  • Jordi Carrabina Bordoll (UAB)
  • Andrés Iborra (Universidad Politécnica de Cartagena)
  • Francisco Pelayo Valle (Universidad de Granada)
  • Eduardo Sánchez (EPFL, Suiza)
  • Juan Manuel Sánchez Pérez (Universidad de Extremadura)
Comité de Organización local:
  • Francisco J. Pelayo Valle (UGR) (coordinador)
  • Eduardo Ros Vidal (UGR)
  • Mª Begoña del Pino Prieto (UGR)
  • Antonio Cañas Vargas (UGR)
  • Eva Martínez Ortigosa (UGR)
  • Christian Morillas Gutiérrez (UGR)
Comité de Programa:
  • Nelson Acosta (Universidad Nacional del Centro, Argentina)
  • Carlos Amuchastegui (Universidad del País Vasco)
  • Jean Pierre Deschamps (Universidad Rey Juan Carlos)
  • Luis Entrena Arrontes (Universidad Carlos III de Madrid)
  • Francisco Gómez Arribas (Universidad Autónoma de Madrid)
  • Francisco Fernández de Vega (Universidad de Extremadura)
  • Antonio García Ríos (Universidad de Granada)
  • Juan Antonio Gómez Pulido (Universidad de Extremadura)
  • Román Hermida (Universidad Complutense de Madrid)
  • Diego Gómez Vela (Universidad de Cádiz)
  • Francisco Ibarra Picó (Universidad de Alicante)
  • Gonzalo Joya Caparros (Universidad de Málaga)
  • José Luis Martín González (Universidad del País Vasco)
  • Sergio López-Buedo (Universidad Autónoma de Madrid)
  • Enrique Mandado Pérez (Universidad de Vigo)
  • Francisco Javier Marín Martín (U. de Málaga)
  • Manuel Mazo Quintas (Universidad de Alcalá de Henares)
  • Javier Moran Carreras (SIDSA, Madrid)
  • Manuel Moreno Aróstegui (Universidad Politécnica de Cataluña)
  • Fernando Pardo (Universidad de Valencia)
  • Antoni Portero (Universidad Autónoma de Barcelona)
  • Alberto Prieto (Universidad de Granada)
  • Lluis Ribas (Universidad Autónoma de Barcelona)
  • Eduardo Ros (Universidad de Granada)
  • Fernando Rincón (Universidad de Castilla la Mancha)
  • Ricard Sanahuja (Universidad Politécnica de Cataluña)
  • Cesar Sanz Álvaro (Universidad Politécnica de Madrid)
  • Juan José Serrano Martín (Universidad Politécnica de Valencia)
  • Moisés Serra (Universidad de Vic)
  • Jon Tombs (Universidad de Sevilla)
  • Antonio Torralba (Universidad de Sevilla)
  • Eduardo de la Torre (Universidad Politécnica de Madrid)
  • Lluis Terés (CNM- Barcelona)
  • Javier Valls Coquillat (Universidad Politécnica de Valencia)
  • Miguel Ángel Vega Rodríguez (Universidad Extremadura)
Idiomas de las contribuciones:
Español / Inglés
Extensión máxima de las contribuciones:
Comunicaciones 6 páginas / Tutoriales 8 páginas
Fecha límite de envio de las comunicaciones:
Notificación de Aceptaciones:
24 de Mayo de 2005
Recepción de comunicaciones definitivas:
3 de Junio